|
|
|
|
Catégorie : Electronique 16/05/2007
Cadence : accélère l'adoption des techniques basse consommation pour les marches sans fil et grand public avec un kit de methodologie
Cadence Low-Power Methodology
|
Cadence propose une méthodologie opérationnelle, un exemple d'IP et des services de conseil pour accélérer le déploiement des techniques de conception basse consommation
|
Cadence Design Systems, Inc. (NASDAQ : CDNS), leader mondial de l'innovation en conception électronique, a annoncé aujourd'hui le premier kit de l'industrie permettant aux ingénieurs d'adopter des techniques basse consommation avec un minimum de risques et d'efforts de déploiement, quelle que soit leur expérience dans ce domaine. Le kit Cadence Low-Power Methodology constitue un complément à l'environnement Cadence® Low-Power Solution. Il fournit une méthodologie exhaustive couvrant la conception logique, la vérification fonctionnelle et l'implémentation physique. Il contient un exemple d'IP, des scripts et des bibliothèques, l'ensemble mis en œuvre sur un circuit représentatif du marché sans fil ; ce circuit est inclus dans le kit. Accompagné des services de Cadence, le kit donne aux équipes de conception qui ne disposent pas d'expériences importantes en implémentations basse consommation, la possibilité d'optimiser rapidement leurs environnements et d'accélérer la sortie de produits SoC à consommation réduite plus concurrentiels.
Le kit Cadence Low-Power Methodology contient un circuit sans fil générique implémenté en utilisant des méthodes multi-tension et de coupure d'alimentation, et accompagnée de tous les scripts de commande et fichiers techniques requis pour exploiter la conception dans le cadre du flot global. L'exemple d'IP présent dans la conception provient de Cadence et d'autres fournisseurs : processeur ARM, la technologie de communication AMBA®, WiFi Wipro, USB 2.0 ChipIdea, mémoires ultra basse consommation en 65 nanomètres Virage Logic et bibliothèques technologiques TSMC.
Le kit Low-Power Methodology est modulaire et se compose de six flots distincts : simulation fonctionnelle basse consommation, synthèse logique, conception pour test et ATPG, conception physique, implémentation formelle, vérification et validation de schéma de consommation. L'utilisateur peut implémenter l'ensemble du kit sous forme de flot intégré ou sélectionner des modules individuels. La norme Si 2 Common Power Format est utilisée pour fournir une spécification basse consommation unifiée à travers l'ensemble du flot.
Kits Cadence
Les kits Cadence permettent aux concepteurs de CI d'accélérer le développement de produits spécifiques à des technologies et de répondre aux défis de segments EDA tels que les signaux mixtes analogiques-numériques, les SiP (Silicon-in-Package), les vérifications fonctionnelles orientées couverture et les circuits intégrés radio-fréquences (RFIC). Ces kits permettent ainsi aux clients de consacrer leurs ressources de conception à leurs compétences spécifiques au lieu de développer des infrastructures de conception.
Pour plus d'informations, rendez-vous sur le site Cadence
|
|
|